643871
Ano: 2015
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: DPE-RR
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: DPE-RR
Nos processadores quad-core baseados na microarquitetura Nehalem, como os da geração Core i7, cada núcleo possui um
cache de memória L2 padrão de 256 KB, havendo um cache de memória L3