Foram encontradas 160 questões.
A avaliação do impacto de mudança de um requisito, muitas vezes, faz com que seja necessário retornar à sua fonte. Na validação dos requisitos, a equipe deve estar atenta, portanto, à
Provas
Questão presente nas seguintes provas
Em sua essência, o Hibernate é um framework para
Provas
Questão presente nas seguintes provas
Tipo de session bean EJB 3.1 cujas instâncias não têm estado conversacional, isto é, todas as instâncias são equivalentes quando não estão envolvidas em atender um método invocado pelo cliente. Trata-se de
Provas
Questão presente nas seguintes provas
Linguagem de queries, fornecida pelo Hibernate, que é similar em aparência ao SQL e que, no entanto, é orientada a objeto e compreende noções como herança, polimorfismo e associação. Trata-se de
Provas
Questão presente nas seguintes provas
Na versão 2.0 da UML, costuma conter elementos tais como: ações, bifurcações, ramificações e fluxos. Trata-se do diagrama de
Provas
Questão presente nas seguintes provas
340311
Ano: 2011
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Provas:
Em um barramento síncrono com 32 bits, considere:
- largura do barramento: 4 bytes;
- envio do endereço para a memória: 6 ns;
- leitura da memória: 20 ns;
- total envio do dado para o dispositivo: 6 ns.
Em função dos dados acima, o tempo total para a leitura de uma palavra será de
- largura do barramento: 4 bytes;
- envio do endereço para a memória: 6 ns;
- leitura da memória: 20 ns;
- total envio do dado para o dispositivo: 6 ns.
Em função dos dados acima, o tempo total para a leitura de uma palavra será de
Provas
Questão presente nas seguintes provas
340310
Ano: 2011
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Provas:
No contexto do nível ISA (Instruction Set Architecture) está INCORRETO:
Provas
Questão presente nas seguintes provas
340309
Ano: 2011
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Provas:
A CPU executa cada instrução em pequenas etapas, apresentadas a seguir:
1. Alterar o contador de programa para indicar a pró- xima instrução.
2. Se a instrução usar uma palavra na memória, determinar onde essa palavra está.
3. Determinar o tipo de instrução trazida.
4. Trazer a próxima instrução da memória até o registrador.
5. Voltar à primeira etapa para iniciar a execução da instrução seguinte.
6. Trazer a palavra para dentro de um registrador da CPU, se necessário.
7. Executar a instrução.
A sequência correta das etapas é:
1. Alterar o contador de programa para indicar a pró- xima instrução.
2. Se a instrução usar uma palavra na memória, determinar onde essa palavra está.
3. Determinar o tipo de instrução trazida.
4. Trazer a próxima instrução da memória até o registrador.
5. Voltar à primeira etapa para iniciar a execução da instrução seguinte.
6. Trazer a palavra para dentro de um registrador da CPU, se necessário.
7. Executar a instrução.
A sequência correta das etapas é:
Provas
Questão presente nas seguintes provas
340308
Ano: 2011
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Provas:
A técnica que divide a execução da instrução em muitas partes, cada uma manipulada por uma parte dedicada do hardware, e todas elas podendo ser executadas em paralelo, é conhecida como
Provas
Questão presente nas seguintes provas
340307
Ano: 2011
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FCC
Orgão: TRT-19
Provas:
Se a CPU e um controlador de E/S quiserem usar o barramento ao mesmo tempo,
Provas
Questão presente nas seguintes provas
Cadernos
Caderno Container