Foram encontradas 12.703 questões.
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FGV
Orgão: AMAZUL
Assinale a opção que apresenta corretamente o comportamento do sistema nessa situação.
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FGV
Orgão: AMAZUL
Assinale a opção que apresenta corretamente a sequência de busca que o sistema realiza até encontrar o dado.
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FGV
Orgão: AMAZUL
Em relação ao sistema de arquivos, o NAS gerencia o armazenamento de dados em seus discos rígidos internos.
Assinale a opção que descreve com mais precisão como o sistema de arquivos é gerenciado em um dispositivo NAS típico.
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FGV
Orgão: AMAZUL
Durante uma análise de desempenho, um engenheiro percebe que o processador está apresentando gargalos na etapa de decodificação e no envio de sinais para componentes internos, como ALU, registradores e unidades de acesso à memória.
Considerando o funcionamento interno do ciclo de instrução, o componente da Unidade Central de Processamento (UCP) que é responsável por interpretar o código da instrução, gerar os sinais de controle adequados e coordenar a execução das operações internas, influenciando diretamente esse tipo de gargalo é
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FGV
Orgão: AMAZUL
Durante um treinamento técnico, discutiu-se porque os processadores modernos passaram a utilizar múltiplos núcleos em vez de aumentar continuamente a frequência de clock.
O fator histórico que levou a essa mudança na indústria foi
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FGV
Orgão: AMAZUL
Em um determinado sistema computacional, a memória principal tem capacidade máxima de 16 GB e a memória cache possui 1 GB. Cada palavra de memória possui 64 bits (8 bytes), cada bloco da memória principal é formado por 4 palavras, e cada linha da memória cache armazena exatamente um bloco da memória principal. Considere ainda que os endereços gerados pela UCP se referem ao número da palavra na memória principal (endereçamento por palavra) e que a memória cache é mapeada diretamente (mapeamento direto), de modo que cada bloco da memória principal é mapeado em exatamente uma linha da cache.
Nessa situação, a decomposição de um endereço de memória da UCP em campos de TAG, ÍNDICE e DESLOCAMENTO (palavra dentro do bloco) é corretamente dada por
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FGV
Orgão: AMAZUL
Nos sistemas computacionais modernos, a crescente exigência por maior largura de banda e comunicação eficiente entre dispositivos levou ao desenvolvimento de padrões de interconexão de alto desempenho. Entre esses padrões destaca-se o PCI Express (PCIe).
Sobre barramentos PCI Express (PCIe), assinale a alternativa correta.
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FGV
Orgão: AMAZUL
Considere as portas lógicas a seguir, cada uma com suas entradas e saídas conforme indicado em cada alternativa.
Avalie, em cada caso, se o valor da saída C está corretamente associado à porta lógica e aos valores apresentados para as entradas A e B:
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: FGV
Orgão: AMAZUL
Analise as afirmações sobre microcomputadores a seguir:
I. A função da ULA é executar operações aritméticas e lógicas sobre dados binários, já a UC direciona as operações, mas não processa os dados diretamente.
II. Processadores 32 bits processam blocos de 4 bytes, enquanto processadores 64 bits processam blocos de 16 bytes.
III. A memória RAM é mais veloz do que a memória cache.
IV. A CPU é formada por UC, ULA, registradores e memória RAM.
V. O cache L1 é o mais rápido e com menor capacidade, já o cache L2 é ligeiramente mais lento e tem maior capacidade.
Está correto o que se afirma em
Provas
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: Fênix
Orgão: Pref. Cerro Negro-SC
Provas
Caderno Container