Magna Concursos

Foram encontradas 1.660 questões.

47448 Ano: 2009
Disciplina: TI - Desenvolvimento de Sistemas
Banca: UFRN
Orgão: UFRN
Provas:

Os seguintes códigos são de programas concorrentes. As instruções P(s) e V(s) são as rotinas de teste e incremento, respectivamente, de um semáforo s, que é usado como mecanismo de sincronização.

int n1 = 0;

semaphore tipo = 1;

semaphore exclusivo = 1;

void leitor( void){

P(exclusivo);
if(n1>0)

++ n1;

else{

P(tipo);
n1=1;

}
V(exclusivo);
Acessa o texto (região crítica)
P(exclusivo);
--n1;
if(n1==0)

V(tipo);

V(exclusivo);

}

Void escritor( void)

P(tipo);
Acessa o texto (região crítica)
V(tipo);

Em relação a esses programas, analise as afirmações a seguir.

I Vários leitores podem ler ao mesmo tempo.

II Vários escritores podem escrever ao mesmo tempo.

III Não há postergação indefinida de leitores.

IV Não há postergação indefinida de escritores.

Estão corretas apenas as afirmações indicadas na opção

 

Provas

Questão presente nas seguintes provas
47447 Ano: 2009
Disciplina: TI - Sistemas Operacionais
Banca: UFRN
Orgão: UFRN
Provas:

Na multiprogramação, os principais estados de um processo são: apto a executar (ready), executando (running), bloqueado (blocked).

Dos eventos a seguir, não provoca uma mudança entre um desses estados, quando o algoritmo de escalonamento é preemptivo:

 

Provas

Questão presente nas seguintes provas
47446 Ano: 2009
Disciplina: TI - Redes de Computadores
Banca: UFRN
Orgão: UFRN
Provas:

A opção que contém os tipos de cabo que suportam, respectivamente, as tecnologias 10 Mbit/s Ethernet e Gigabit Ethernet é:

 

Provas

Questão presente nas seguintes provas
47445 Ano: 2009
Disciplina: TI - Redes de Computadores
Banca: UFRN
Orgão: UFRN
Provas:

Apresentam-se, a seguir, pares de endereços IP e sub-rede. O IP que corresponde a um endereço dentro da sub-rede está indicado na opção:

 

Provas

Questão presente nas seguintes provas
47444 Ano: 2009
Disciplina: TI - Redes de Computadores
Banca: UFRN
Orgão: UFRN
Provas:

Observe as seguintes afirmações:

I Ethernet, IP e UDP são exemplos de tecnologias ou protocolos não orientados para conexão e de serviços não confiáveis.

II No CSMA/CD, após uma colisão ser determinada, um adaptador de rede espera um período de tempo aleatório antes de tentar a retransmissão.

III Ethernet usa CSMA/CD como protocolo de acesso ao meio.

Considerando-se tais afirmações, todas as corretas estão presentes na opção

 

Provas

Questão presente nas seguintes provas
47443 Ano: 2009
Disciplina: TI - Redes de Computadores
Banca: UFRN
Orgão: UFRN
Provas:

O equipamento que opera na camada de rede da Internet é denominado

 

Provas

Questão presente nas seguintes provas
47442 Ano: 2009
Disciplina: TI - Sistemas Operacionais
Banca: UFRN
Orgão: UFRN
Provas:

Dentre as opções abaixo, que apresentam siglas/nomes de protocolos, aquela cuja ordem segue, respectivamente, a classificação por camada – aplicação, rede e física –, é:

 

Provas

Questão presente nas seguintes provas
47441 Ano: 2009
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: UFRN
Orgão: UFRN
Provas:

Analise as seguintes afirmações, relacionadas ao modo de endereçamento, em arquitetura de computadores:

I No modo de endereçamento indexado, o acesso à memória é especificado através de um registrador mais um deslocamento constante.

II O modo de endereçamento direto é aquele em que a busca dos operandos é feita, diretamente, na memória principal.

III Com o endereçamento de pilha, é possível projetarem-se instruções mais curtas sem endereços, devido à notação polonesa invertida.

A opção em que todas as afirmações indicadas estão corretas é

 

Provas

Questão presente nas seguintes provas
47440 Ano: 2009
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: UFRN
Orgão: UFRN
Provas:

A respeito de multithreading no chip, é incorreto afirmar:

 

Provas

Questão presente nas seguintes provas
47439 Ano: 2009
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: UFRN
Orgão: UFRN
Provas:

A seguir, menciona-se uma série de etapas que são executadas por uma CPU, para a execução de uma instrução:

I

determinar o tipo de instrução

II

executar instrução

III

trazer operandos para registradores da CPU

IV

alterar o contador de programa para indicar a próxima instrução

V

determinar onde estão os operandos

VI

trazer a próxima instrução da memória para um registrador

A ordem correta de execução desses procedimentos, na CPU, é:

 

Provas

Questão presente nas seguintes provas